Przepływy projektowe FPGA oparte na C.
Przepływy projektowe oparte na modelach
W celu usprawnienia procesu projektowania układów FPGA programiści układów Intel® FPGA i SoC FPGA mają do wyboru trzy unikalne opcje przepływów projektowych. Niezależnie od tego, czy jesteś tradycyjnym projektantem HDL, projektujesz na podstawie modeli, czy programujesz w C, zespół Intel® FPGA aktywnie współpracuje ze światowej klasy partnerami branżowymi, aby zapewnić projektantom systemów możliwość korzystania z narzędzi zapewniających kolejny poziom abstrakcji.
Przepływy projektowe DSP dla układów Intel® FPGA i SoC FPGA
Verilog/VHDL |
MathWorks Simulink |
Projekt oparty na C |
---|---|---|
Tradycyjne przepływy projektowe w językach opisu sprzętu Verilog i VHDL przy użyciu oprogramowania Quartus® II i DSP Builder |
Przepływ projektowy oparty na modelu dla projektantów DSP używających narzędzi firmy MathWorks MathWorks HDL Coder i Embedded Coder wspierają programowanie układów z rodziny Intel® FPGA SoC. Programiści zaznajomieni z narzędziami MathWorks mogą generować kod dla układów SoC Intel® FPGA bezpośrednio w środowisku programistycznym Mathworks. Dzięki temu projektanci FPGA i programiści procesorów mogą korzystać ze wspólnej metodologii projektowania zoptymalizowanej pod układy SoC Intel® FPGA.” |
Technologia OpenCL zapewnia programistom możliwość kompilacji za jednym kliknięciem. |
Quartus® II Oprogramowanie projektowe |
DSP Builder + Quartus® II Oprogramowanie projektowe |
Narzędzia do syntezy w C od partnerów + Oprogramowanie projektowe Quartus® II |