Obliczenia zmiennoprzecinkowe na poziomie sprzętowym

Zmiennoprzecinkowy DSP

Nowe systemy cyfrowego przetwarzania sygnału (DSP) wykorzystują rozwiązania zmiennoprzecinkowe, aby osiągnąć wysoki stopień stabilności numerycznej i zakresu dynamicznego. Zastosowania takie jak radar, zaawansowane przetwarzanie sygnału radiowego oraz obrazowanie medyczne wymagają od układów FPGA i SoC obliczeń zmiennoprzecinkowych. Wraz z ciągłe rosnącymi rozmiarami i możliwościami aplikacji DSP układy FPGA i SoC zapewniają platformy o najwyższej wydajności dostępne dla dowolnej implementacji zmiennoprzecinkowego DSP.

Przy 14 nm układy FPGA i SoC Intel® Stratix® 10 zapewniają najwyższą w branży wydajność operacji zmiennoprzecinkowych na sekundę - do 10 teraflopów. Dowiedz się więcej o możliwościach FGPA i SoC Stratix® 10 w zakresie DSP.

Przy 20 nm układy FPGA i SoC Intel® Arria® 10 zapewniają pierwsze w branży urządzenia ze wzmocnionymi operatorami zmiennoprzecinkowymi, które gwarantują wydajność na poziomie do 1,5 teraflopa. Dowiedz się więcej o architekturze zmiennoprzecinkowego bloku DSP w układach FPGA i SoC Arria® 10.

Najnowsze informacje: nowe funkcje obsługi układów FPGA SoC Intel® (i powiązanej implementacji zmiennoprzecinkowej) w najnowszym wydaniu oprogramowania MathWorks - R2014b

HDL Coder i Embedded Coder firmy Mathworks w wydaniu R2014b zapewniają nowe funkcje w zakresie obsługi układów z rodziny FPGA SoC Intel®. Programiści zaznajomieni z narzędziami MathWorks mogą generować kod dla układów FPGA SoC Intel® bezpośrednio w środowisku programistycznym Mathworks, co zapewnia dodatkową wygodę.

Teraz projektanci FPGA i programiści procesorów będą korzystać ze wspólnej metodologii projektowania zoptymalizowanej pod układy FPGA SoC Intel®.

Więcej informacji można uzyskać na stronie internetowej https://www.mathworks.com/hardware-support/altera-soc-ecoder.html.

Rozpocznij korzystanie z naszych zmiennoprzecinkowych rozwiązań DSP za pomocą tych szczegółowych raportów i webcastów.

Webcasty

NOWOŚĆ: wyświetl teraz, na żądanie, 15 minut

Skrócenia czasu opracowywania projektów dzięki wbudowanym zmiennoprzecinkowym blokom DSP w układach FPGA

Sprawdź ten webcast, gdyż on zawiera:

  • Omówienie aktualnych wyzwań związanych z implementacją obliczeń zmiennoprzecinkowych
  • Wprowadzenie do wbudowanych zmiennoprzecinkowych bloków DSP firmy Intel
  • Porady dotyczące osiągnięcia bezprecedensowej wydajności DSP, podniesienia produktywności pracy projektantów i optymalizacji logiki projektowanych układów