DSP o zmiennej precyzji
DSP o zmiennej precyzji
Pierwsze w branży układy FPGA z realizacją obliczeń zmiennoprzecinkowych zgodnie z IEEE 754
Wysokowydajne aplikacje do cyfrowego przetwarzania sygnałów (DSP) coraz częściej wymagają precyzji w zakresie większym niż 18-bitowy. Tę potrzebę większej precyzji i zakresu napędza cała gama zastosowań praktycznych, w tym:
- Systemy radarowe, które muszą obsługiwać architektury o wyższej rozdzielczości oraz architektury wieloantenowe
- Karty kanałów bezprzewodowej stacji bazowej do przetwarzania MIMO (ang. multiple-input, multiple-output - wiele wejść, wiele wyjść)
- Aplikacje medyczne i testowe wymagające bardzo precyzyjnego filtrowania i szybkich transformacji Fouriera (FFT)
Aby sprostać wymaganiom w zakresie przetwarzania sygnału o wyższej precyzji, opracowaliśmy pierwszy w branży blok DSP o zmiennej precyzji dostępny we wszystkich 28-nanometrowych urządzeniach.
Zrewolucjonizowaliśmy bloki DSP w urządzeniach o litografii 20 nm i 14 nm, które teraz mają pierwszy w branży blok DSP ze sprzętowymi mnożnikami i sumatorami zmiennoprzecinkowymi. Ta najnowsza innowacja w architekturze umożliwia konfigurowanie trybu każdego bloku DSP w czasie kompilacji. Możliwe tryby - standardowy (18 bitów) lub wysokiej precyzji (27 bitów) - są zgodne ze standardem IEEE 754. Blok DSP o zmiennej precyzji jest zoptymalizowany pod kątem poszczególnych rodzin urządzeń, aby spełnić rygorystyczne wymagania każdej rodzina Intel® FPGA w zakresie DSP.
Aby uzyskać więcej informacji, pobierz raport pt. Pierwszy w branży zmiennoprzecinkowy układ FPGA (PDF).
Dowiedz się więcej o architekturze bloków poszczególnych rodzin: