Zestaw dla deweloperów układów SoC Cyclone® V i pakiet Intel® SoC FPGA Embedded Development Suite

Zestaw dla deweloperów układów SoC Cyclone® V ułatwia szybkie opracowywanie niestandardowych projektów układów SoC opartych na procesorach ARM* z energooszczędną i efektywną kosztowo siatką przełączników FPGA Intel® Cyclone® V.

Zestaw dla deweloperów układów SoC Cyclone® V i pakiet Intel® SoC FPGA Embedded Development Suite

Ten zestaw obsługuje wiele funkcji, takich jak:

  • Przygotowanie prototypów procesorów i układów FPGA oraz pomiar zasilania
  • Przemysłowe protokoły sieciowe
  • Aplikacje sterowania silnikami1
  • Przyspieszanie aplikacji do przetwarzania zdjęć i wideo1
  • Linia PCIe* (PCIe Express) x4 z szybkością transmisji bitów ok. 1000 MB/s (punkt końcowy lub port główny)

1. Specyficzne dla aplikacji karty podrzędne, sprzedawane oddzielnie, zgodne z wieloma standardami wejść/wyjść i interfejsów

Tabela 1. Informacje dotyczące zamawiania zestawów dla deweloperów układów SoC Cyclone® V

Kod zamówienia Znajdź dystrybutora Informacje o składaniu zamówień
DK-DEV-5CSXC6N Rynek rozwiązań Intel® Zestaw dla deweloperów układów SoC Cyclone® V zawiera układ SoC 5CSXFC6D6F31C6N.

Uwaga:

Nabywca deklaruje, że jest deweloperem produktów, deweloperem oprogramowania lub integratorem systemów i przyjmuje do wiadomości, że ten produkt jest zestawem testowym bez autoryzacji komisji FCC, udostępnianym wyłącznie do celów związanych z oceną i opracowaniem oprogramowania, bez prawa do odsprzedaży.

Zawartość zestawu dla deweloperów

Zestaw dla deweloperów układów SoC Cyclone® V zawiera następujące elementy:

  • Płyta deweloperska Cyclone® V SX
  • Polecane urządzenia
  • Układ SoC Cyclone® V SX — 5CSXFC6D6F31C6N (SoC)
  • MAX® V CPLD—5M2210ZF256C4N (kontroler systemu)
  • MAX® II CPLD—EPM570GF100 (wbudowany interfejs Intel® FPGA Download Cable II)
  • Źródła konfiguracji układów FPGA
  • Wbudowany interfejs Intel® FPGA Download Cable II (JTAG)
  • Pamięć flash EPCQ (PFL)
  • System HPS (Hard Processor System)
  • Pamięć FPGA
  • Pamięć SDRAM DDR3 1 GB (32-bitowa)
  • Interfejsy wejścia/wyjścia FPGA
  • Dwa interfejsy PHY Ethernet 10/100 MB (EtherCAT)
  • Gniazdo PCIe* Gen1 x4
  • Uniwersalna karta Mezzanine o dużej szybkości (HSMC) — cztery nadajniki-odbiorniki, nadajniki (TX) LVDS x16, odbiorniki (RX) LVDS x16
  • Kanał cyfrowego interfejsu szeregowego (SDI)
  • Cztery złącza SMA dla każdego kanału nadajnika-odbiornika
  • Cztery przyciski
  • Dwa przełączniki
  • Cztery wskaźniki LED
  • Źródła rozruchowe systemu HPS
  • Pamięć flash 128 MB z poczwórnym szeregowym interfejsem urządzeń peryferyjnych (SPI)
  • Wymienna pamięć flash na karcie microSD
  • FPGA
  • Pamięć HPS
  • Pamięć SDRAM DDR3 1 GB (32-bitowa) z korekcją błędów ECC
  • Pamięć flash 128 MB z poczwórnym interfejsem SPI
  • Pamięć flash 4 GB w gnieździe karty microSD
  • Interfejsy wejść/wyjść systemu HPS
  • Złącze USB 2.0 OTG (On-the-Go)
  • Złącze Ethernet 10/100/1000 Mb/s (10MbE/100MbE/1000MbE)
  • Złącze CAN
  • Złącze UART (połączenie mostkowe UART/USB)
  • Zegar czasu rzeczywistego (z baterią zapasową)
  • Dwuwierszowy tekstowy wyświetlacz LCD
  • 1-/2-kanałowy, 20-bitowy konwerter analogowo-cyfrowy z modulacją delta-sigma (technologia linearna LTC2422)
  • Cztery przyciski
  • Cztery przełączniki
  • Cztery wskaźniki LED
  • Taktowanie
  • Programowalny generator zegara z czterema wyjściami dla referencyjnych wejść zegara FPGA
  • Oscylator LVDS 125 MHz dla wejścia zegara referencyjnego układu FPGA
  • Programowalny oscylator kryształowy z regulacją napięcia (VCXO) 148,5 MHz LVDS dla wejścia referencyjnego zegara FPGA
  • Oscylator niesymetryczny 50 MHz dla układów FPGA i wejścia zegara FPGA MAX® V
  • Oscylator niesymetryczny 100 MHz dla wejścia konfiguracyjnego zegara FPGA MAX® V
  • Wejście SMA dla zegara systemu HPS
  • Moc
  • Zasilacz podłączany do wejścia DC 14–20 V laptopa
  • Układ monitorowania systemu
  • Zasilanie (napięcie, natężenie prądu, moc)
  • Płyta zacisków HSMC
  • Płyta pętli zwrotnej HSMC
  • Mechanical
  • Wymiary płyty 20,8 cm × 13,3 cm
  • Składniki oprogramowania zestawu dla deweloperów układów FPGA Cyclone® V SX (pliki do pobrania z tabeli 2)
  • Przykłady projektów
  • System testowania płyt (BTS)1
  • Zweryfikowany projekt referencyjny systemu z serwerem sieci Web portalu do aktualizacji płyt
  • Kompletna dokumentacja (zob. tabela 2)
  • Pakiet Intel® SoC FPGA Embedded Development Suite ›
  • Pakiet Arm* Development Studio for Intel® SoC FPGA (Arm* DS for Intel® SoC FPGA) jest sprzedawany oddzielnie i zastępuje oprogramowanie Arm* Development Studio 5 (Arm* DS5). Aby uzyskać więcej informacji, skorzystaj z Centrum pobierania2
  • Narzędzia do synchronizacji projektów sprzętu i oprogramowania
  • Oprogramowanie wykonawcze systemu Linux do opracowywania aplikacji
  • Biblioteki sprzętowe SoC do opracowywania oprogramowania układowego
  • Przykłady aplikacji

1. Obejrzyj film, aby dowiedzieć się więcej.

2. Licencja na pakiet Arm* DS for Intel® SoC FPGA jest sprzedawana oddzielnie. Aby uzyskać więcej informacji, należy skorzystać z Centrum pobierania.

Tabela 2. Dokumentacja zestawu dla deweloperów układów SoC Cyclone® V

Dokument Opis Wersja
Podręcznik użytkownika (PDF) zestawu dla deweloperów układów SoC Cyclone® V › Informacje dotyczące konfiguracji płyty do opracowywania układów SoC Cyclone® V i zastosowań oprogramowania uwzględnionego w tym zestawie. 1,2
Podręcznik referencyjny (PDF) płyty do opracowywania układów SoC Cyclone® V Szczegółowe informacje o komponentach i interfejsach płyty. 2,3
Schemat płyty (PDF) do opracowywania układów SoC Cyclone® V Schemat płyty z obwodami drukowanymi (PCB) w wersji E. Wersja E
Instalacja zestawu (exe) (Windows) Pełna instalacja wszystkich plików związanych z płytą do produkcji układów SoC Cyclone® V z płytą z obwodami drukowanymi (PCB) w wersji E i zasilaczem Intel® Enpirion®. Zawiera między innymi Podręcznik referencyjny, Podręcznik użytkownika, podręcznik Szybkie wprowadzenie, wykaz materiałów, układ rozmieszczenia elementów, opis płyty z obwodami drukowanymi (PCB), schematy, zweryfikowany referencyjny projekt systemu z aplikacją portalu internetowego do aktualizacji płyt lub przykładowe projekty systemu testowania płyt (BTS). 14.1
Instalacja zestawu (exe) (Windows) Pełna instalacja wszystkich plików związanych z płytą do produkcji układów SoC Cyclone® V z płytą z obwodami drukowanymi (PCB) w wersji D i zasilaczem Intel® Enpirion®. Zawiera między innymi Podręcznik referencyjny, Podręcznik użytkownika, podręcznik Szybkie wprowadzenie, wykaz materiałów, układ rozmieszczenia elementów, opis płyty z obwodami drukowanymi (PCB), schematy, zweryfikowany referencyjny projekt systemu z aplikacją portalu internetowego do aktualizacji płyt lub przykładowe projekty systemu testowania płyt (BTS). 14.0.2

Instalacja zestawu (exe) (Windows)

Instalacja zestawu (zip) (Linux)

Pełna instalacja wszystkich plików związanych z płytą ES SoC Cyclone® V z płytą z obwodami drukowanymi (PCB) w wersji C. Zawiera między innymi Podręcznik referencyjny, Podręcznik użytkownika, podręcznik Szybkie wprowadzenie, wykaz materiałów, układ rozmieszczenia elementów, opis płyty z obwodami drukowanymi (PCB), schematy, zweryfikowany referencyjny projekt systemu z aplikacją portalu internetowego do aktualizacji płyt lub przykładowe projekty systemu testowania płyt (BTS).