Zestaw ewaluacyjny Intel® MAX® 10 FPGA 10M50 Evaluation Kit

Zestaw ewaluacyjny Intel® MAX® 10 FPGA 10M50 Evaluation Kit zapewnia łatwą w obsłudze platformę do przeprowadzenia oceny technologii FPGA Intel® MAX® 10 i regulatorów Intel® Enpirion®.

Zestaw ewaluacyjny Intel® MAX® 10 FPGA 10M50 Evaluation Kit

Możliwe zastosowania zestawu:

  • Opracowywanie projektów układów 10M50D z zestawu FPGA F484
  • Walidacja pasywnych rozwiązań D-PHY MIPI CSI-2 dla implementacji MIPI Rx lub Tx w układach FPGA (kamery MIPI i IP sprzedawane oddzielnie).
  • Demonstracja aplikacji wideo z wykorzystaniem wbudowanego wyjścia HDMI
  • Interfejs układu FPGA do pamięci LPDDR2 o wydajności 200 MHz
  • Odczyt i zapis pamięci flash NOR układów FPGA
  • Interfejs z kartami rozszerzeń i urządzeniami peryferyjnymi za pomocą złączy zgodnych ze standardem Digilent Pmod*.
  • Most do urządzeń zewnętrznych poprzez pojedyncze wejścia/wyjścia użytkownika lub wejścia/wyjścia LVDS z wykorzystaniem otworów przelotowych
  • Pomiar mocy układów FPGA (VCC_CORE)
  • Ponowne użycie płyty z obwodami drukowanymi (PCB) i schematu zestawu jako modelu do projektu użytkownika

Informacje o kodach zamówień i cenach zestawu ewaluacyjnego Intel® MAX® 10 10M50 Evaluation Kit

Kod zamówienia Znajdź dystrybutora Informacje o składaniu zamówień
EK-10M50F484 Rynek rozwiązań Intel® -

Uwaga:

Nabywca deklaruje, że jest deweloperem produktów, deweloperem oprogramowania lub integratorem systemów i przyjmuje do wiadomości, że ten produkt jest zestawem testowym bez autoryzacji komisji FCC, udostępnianym wyłącznie do celów związanych z oceną i opracowaniem oprogramowania, bez prawa do odsprzedaży.

Zawartość zestawu ewaluacyjnego

Zestaw ewaluacyjny Intel® MAX® 10 FPGA 10M50 Evaluation Kit zawiera następujące elementy:

  • Programowanie układów FPGA (.pof) lub konfiguracja (.sof) poprzez:
  • Wbudowany obwód FPGA Intel® Download Cable II
  • Opcjonalne 10-pinowe gniazdo JTAG
  • Wbudowany obwód taktujący
  • Źródło zegara zewnętrznego oscylatora z wyjściem niesymetrycznym 25 MHz
  • Oscylator kwarcowy Silicon Labs Si510
  • Generator zegara Silicon Labs Si5338 z graficznym interfejsem (GUI) programowania częstotliwości
  • Urządzenia pamięci
  • 1 Gb/s. (64M x 16) LPDDR2
  • Pamięć flash 512 Mb/s z poczwórnym szeregowym interfejsem urządzeń peryferyjnych (poczwórne SPI)
  • Porty komunikacyjne
  • Jedno wyjście wideo HDMI
  • Dwa 12-pinowe złącza Pmod
  • Dwa 36-pinów i jedno 16-pinowe złącza FFC (do kamer/modułów MIPI)
  • Wejścia/wyjścia użytkownika ogólnego przeznaczenia
  • Niesymetryczne połączenia przelotowe (2 × 5) ogólnego przeznaczenia
  • Połączenia przelotowe LVDS ogólnego przeznaczenia (pary LVDS 2 × 9 oraz dwie pary zegara)
  • Pięć zielonych diod LED definiowanych przez użytkownika
  • Cztery przyciski definiowane przez użytkownika
  • Trzy przełączniki DIP użytkownika
  • Moc
  • Trzy żółte diody LED włączania zasilania
  • Przewód USB Y (USB typu A to mini typu B) dla wbudowanego przewodu Intel® FPGA Download Cable II oraz możliwości zasilania 5 V/1 A
  • Obsługa opcji zasilacza DC (zasilacz 5 V i przewód są sprzedawane oddzielnie)
  • Kompleta dokumentacja
  • Podręcznik użytkownika, zestawienia materiałowe, schematy i pliki płyt

Tabela 2. Dostępne dokumenty dotyczące zestawu ewaluacyjnego 10M50 Evaluation Kit

Dokument

Opis

Wersja

Podręcznik użytkownika

Informacje o sprzęcie płyty ewaluacyjnej i akcesoriach opcjonalnych (takich jak kamery MIPI)

1

Schemat ideowy

Schemat PCB, wersja A płyty

A1.2

Kompletna instalacja dokumentacji zestawu

Pełna instalacja wszystkich plików, w tym instrukcja obsługi, wykaz materiałów, układ rozmieszczenia elementów, opis płyty z obwodami drukowanymi (PCB), schematy i wszystkie inne dokumenty lub pliki

15.11

Uwaga:
1Ta instalacja zestawu działa z oprogramowaniem Intel® Quartus® Prime Software v15.1.