Zestaw dla deweloperów 100G Development Kit, Stratix® V GX Edition umożliwia dokładną ocenę projektów 100G dzięki poniższym funkcjonalnościom:

  • Obsługa interfejsów liniowych 10G/40G i 100G przy użyciu modułów optycznych.
  • Obsługa aplikacji wymagających interfejsów pamięci zewnętrznej przy użyciu 6 × 32-bitowych banków pamięci DDR3 i 1 × 36- i 1 × 18-bitowych banków pamięć QDRII BL2.
  • Wykorzystanie interfejsów po stronie systemu poprzez dwie pary złączy FCI AirMax
  • Pełna analiza ścieżki danych od strony linii (moduły optyczne) do strony systemu (złącze AirMax).
  • Ocena wydajności nadajnika-odbiornika nawet do 12,5 Gb/s.
  • Weryfikacja zgodności warstwy PMA (Physical Medium Attached) ze standardami 10G/40G/100G Ethernet, Interlaken, CEI-6G/11G i innymi głównymi standardami.
  • Walidacja interoperacyjności pomiędzy modułami optycznymi takimi jak SFP, SFP+, QSFP i CFP.

Uwaga:

Nabywca deklaruje, że jest deweloperem produktów, deweloperem oprogramowania lub integratorem systemów i przyjmuje do wiadomości, że ten produkt jest zestawem testowym bez autoryzacji komisji FCC, udostępnianym wyłącznie do celów związanych z oceną i opracowaniem oprogramowania, bez prawa do odsprzedaży.

Zawartość zestawu dla deweloperów

Zestaw dla deweloperów 100G Development Kit, Stratix® V GX Edition ma następujące cechy:

  • Płyta programowa Stratix® V GX Development Board
  • Polecane urządzenia: 5SGXEA7N2F45C2N
  • EPM2210F324C3N, 324-pinowy CPLD MAX® II
  • Konfiguracja układu FPGA
  • Konfiguracja FPP (Fast Passive Parallel)
  • Pamięć masowa flash 1 Gb dla dwóch obrazów konfiguracyjnych (fabrycznego i użytkownika)
  • Wbudowany przewód USB-Blaster™ II do użytku z programatorem Intel® Quartus® Prime Programmer, oprogramowaniem Nios® II i konsolą systemową
  • Złącze JTAG do zewnętrznego przewodu USB-Blaster
  • Pamięć
  • Dwanaście pamięci SDRAM DDR3 2-Gb
  • Dwie pamięci SRAM QDR II 72-Mb
  • Wejście/wyjście użytkownika ogólnego przeznaczenia
  • Cztery przyciski użytkownika
  • Dwa przełączniki DIP
  • Osiem diod LED użytkownika
  • Dwupoziomowy wyświetlacz LCD
  • Dziesięć diod LED stanu konfiguracji
  • Komponenty i interfejsy
  • 10/100/1000 Ethernet PHY i gniazdo RJ-45
  • 48 kanałów nadajnika-odbiornika
  • Dwa kanały interfejsu SMA
  • Cztery kanały interfejsu SFP+
  • Osiem kanałów interfejsu QSFP
  • 10 kanałów interfejsu CFP
  • 24 kanały interfejsu Interlaken
  • Obwód pomiaru temperatury
  • Temperatura matrycy
  • Moc
  • Wejście DC 19-V
  • Gniazdo baryłkowe 2,5 mm do wejścia zasilania DC
  • Przełącznik suwakowy włączania/wyłączania zasilania
  • Wbudowany obwód pomiaru zasilania
  • Oprogramowanie projektowe Intel® Quartus® Prime w wersji DKE (Development Kit Edition)
  • Roczna licencja na korzystanie z pełnej wersji oprogramowania projektowego Intel® Quartus® Prime.