Zasoby interfejsu pamięci zewnętrznej do układów FPGA z serii Stratix®
Oprócz wbudowanych struktur pamięci TriMatrix układy FPGA z serii Stratix® mają struktury wejścia/wyjścia zaprojektowane w celu umożliwienia bezpośredniego połączenia wysokowydajnych pamięci zewnętrznych. Z upływem czasu układy FPGA z serii Stratix® przeszły od pamięci SDRAM DDR działającej z prędkością 400 MB/s do pamięci SDRAM DDR3, działającej z szybkością 1600 MB/s. Pełna lista i porównanie obsługiwanych rodzajów interfejsów pamięci dla wszystkich układów Intel® FPGA wysokiej klasy jest dostępna w Centrum rozwiązań pamięci zewnętrznej firmy Intel.
Tabela 1 zawiera wszystkie odpowiednie zasoby i pliki do pobrania potrzebne w celu ułatwienia połączenia układów FPGA z serii Stratix® z zewnętrznymi urządzeniami pamięci.
Tabela 1. Zasoby pamięci zewnętrznej do serii Stratix®
Dodatki |
Opis |
---|---|
Interfejsy pamięci zewnętrznej, w tym DDR, DDR2, DDR3, QDR II/QDR II+ i RLDRAM II buforowanie lub miejsce do przechowywania danych w większości systemów końcowych wyposażonych w układy FPGA. |
|
Ta strona internetowa zawiera linki do różnych rdzeni własności intelektualnej (IP) dostarczonych przez układy Intel® FPGA i naszych partnerów. Strona internetowa umożliwia również wyszukiwanie odpowiedniego rdzenia IP. |
|
Ta strona zawiera przykłady projektów do tworzenia rozwiązań pamięci zewnętrznej w produktach Intel® FPGA. |
|
Strona internetowa zawierająca zasoby związane z projektowaniem płyt dla urządzeń Intel® FPGA. |
|
Strona internetowa zawierająca listę wszystkich modeli IBIS dla urządzeń Intel® FPGA. |
|
Podręcznik użytkownika GUI debugowania. |
|
Plik .zip, który zawiera GUI debugowania. |
|
Zapewnia linki i zasoby, dzięki którym można dowiedzieć się więcej o analizatorze czasu. |
|
Centrum rozwiązań z wytycznymi dotyczącymi projektowania płyt |
Strona internetowa zawierająca zasoby związane z projektowaniem płyt dla urządzeń Intel® FPGA. |