Niezbędne zasoby

Kolekcja produktów
FPGA Stratix® V GS
Stan
Launched
Data rozpoczęcia
2010
Litografia
28 nm

Zasoby

Elementy logiczne (LE)
695000
Moduły logiki adaptacyjnej (ALM)
262400
Rejestry modułów logiki adaptacyjnej (ALM)
1049600
Struktura komutowana i układy We/Wy z przesunięciem fazy (PLL)
28
Maksymalna wbudowana pamięć
58.01 Mb
Bloki przetwarzania sygnału cyfrowego (DSP)
1963
Format przetwarzania sygnału cyfrowego (DSP)
Multiply and Accumulate, Variable Precision, Fixed Point (hard IP)
Sprzętowe kontrolery pamięci
Nie
Interfejsy pamięci zewnętrznej (EMIF)
DDR3, DDR2, DDR, QDR II, QDR II+, RLDRAM II, RLDRAM 3

Dane techniczne I/O

Maksymalna liczba we/wy użytkownika
840
Obsługa standardów we/wy
3.0 V LVTTL, 1.2 V to 3.0 V LVCMOS, SSTL, HSTL, HSUL, Differential SSTL, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL, BLVDS
Maksymalna liczba par LVDS
420
Maksymalna liczba nadajników-odbiorników kodowania NRZ
48
Maksymalna szybkość transmisji bitów kodowania NRZ
14.1 Gbps
Sprzętowy komponent IP protokołu nadajnika-odbiornika
PCIe Gen3

Dane techniczne pakietu

Opcje opakowania
F1517, F1932

Informacje dodatkowe

Dane katalogowe
Adres URL dodatkowych informacji