Niezbędne zasoby

Kolekcja produktów
Stan
Launched
Data rozpoczęcia
2013
Litografia
20 nm

Zasoby

Elementy logiczne (LE)
220000
Moduły logiki adaptacyjnej (ALM)
83730
Rejestry modułów logiki adaptacyjnej (ALM)
334920
Struktura komutowana i układy We/Wy z przesunięciem fazy (PLL)
12
Maksymalna wbudowana pamięć
12.8 Mb
Bloki przetwarzania sygnału cyfrowego (DSP)
192
Format przetwarzania sygnału cyfrowego (DSP)
Multiply, Multiply and Accumulate, Variable Precision, Fixed Point (hard IP), Floating Point (hard IP)
Komponent procesora HPS
Dual-core Arm* Cortex*-A9
Sprzętowe kontrolery pamięci
Tak
Interfejsy pamięci zewnętrznej (EMIF)
DDR4, DDR3, QDR II, QDR II+, RLDRAM 3, HMC, MoSys, QDR IV, LPDDR3, DDR3L

Dane techniczne I/O

Maksymalna liczba we/wy użytkownika
288
Obsługa standardów we/wy
3.0 V LVTTL, 1.2 V to 3.0 V LVCMOS, SSTL, POD, HSTL, HSUL, Differential SSTL, Differential POD, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL
Maksymalna liczba par LVDS
120
Maksymalna liczba nadajników-odbiorników kodowania NRZ
12
Maksymalna szybkość transmisji bitów kodowania NRZ
17.4 Gbps
Sprzętowy komponent IP protokołu nadajnika-odbiornika
PCIe Gen3

Technologie zaawansowane

Zabezpieczenie bitstreamu macierzy FPGA
Tak

Dane techniczne pakietu

Opcje opakowania
U484, F672, F780

Informacje dodatkowe