Identyfikator artykułu: 000075367 Typ materiałów: Rozwiązywanie problemów Ostatnia zmiana: 22-01-2018

Dlaczego dynamiczny, wygenerowany w trybie rejestracji 10GBASE-R w sieci Ethernet 10G o niskim opóźnieniu przykład awarii w urządzeniu z procesorem Intel® Arria® 10?

Środowisko

  • Intel® Quartus® Prime Pro Edition
  • Układ FPGA Intel® IP MAC sieci Ethernet 10 G o niskim opóźnieniu
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problem krytyczny

    Opis

    Z powodu problemu w oprogramowaniu Intel® Quartus® Prime w wersji 17.0 i powyżej, dynamicznie wygenerowany tryb rejestracji 10GBASE-R mac sieci Ethernet 10 G, przykład mihgt nie działa, gdy zbieranie statystyk jest włączone.

    Rozwiazanie

    Aby rozwiązać ten problem, dodaj następujące ograniczenie sdc w pliku altera_eth_top.sdc :

    if {$::quartus(nameofexe rozmyte) == "quartus_fit"} {

    set_clock_uncertainty — od dut_inst|wrapper_inst|baser_inst|xcvr_native_a10_0|rx_pma_clk do dut_inst|wrapper_inst|baser_inst|xcvr_native_a10_0|rx_clkout —przytrzymaj -dodaj -100 s

    }

    Ten problem został naprawiony począwszy od oprogramowania Intel® Quartus® Prime Pro Edition w wersji 18.0.

    Podobne produkty

    Ten artykuł dotyczy 1 prod.

    FPGA Intel® Arria® 10 i SoC

    Materiały zawarte na tej stronie są tłumaczeniem z języka angielskiego, wykonanym częściowo przez człowieka, a częściowo automatycznie. Materiały te są udostępnione dla Twojej wygody i należy je traktować jedynie jako ogólne źródło informacji. Nie ma jednak gwarancji, że są one kompletne bądź poprawne. Jeśli istnieje jakakolwiek rozbieżność między wersją angielską tej strony a jej tłumaczeniem, wersja angielska jest wersją obowiązującą i ma rozstrzygające znaczenie. Wyświetl anglojęzyczną wersję tej strony.