Identyfikator artykułu: 000079088 Typ materiałów: Rozwiązywanie problemów Ostatnia zmiana: 01-08-2013

Jaka jest typowa wartość dla DCLK 40 MHz w urządzeniach Cyclone IV?

Środowisko

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Opis W przypadku urządzeń Cyclone® IV standardową wartością dla DCLK 40 MHz będzie 33 MHz. Ta typowa częstotliwość DCLK będzie taka sama zarówno w trybach Active Serial (AS) jak i Active Parallel (AP).
Rozwiazanie Zostanie on dodany do Tabela 1–29 w przyszłej wersji podręcznika urządzenia Cyclone IV.

Podobne produkty

Ten artykuł dotyczy 2 prod.

FPGA Cyclone® IV E
FPGA Cyclone® IV GX

Materiały zawarte na tej stronie są tłumaczeniem z języka angielskiego, wykonanym częściowo przez człowieka, a częściowo automatycznie. Materiały te są udostępnione dla Twojej wygody i należy je traktować jedynie jako ogólne źródło informacji. Nie ma jednak gwarancji, że są one kompletne bądź poprawne. Jeśli istnieje jakakolwiek rozbieżność między wersją angielską tej strony a jej tłumaczeniem, wersja angielska jest wersją obowiązującą i ma rozstrzygające znaczenie. Wyświetl anglojęzyczną wersję tej strony.