Identyfikator artykułu: 000080588 Typ materiałów: Rozwiązywanie problemów Ostatnia zmiana: 11-09-2012

Dlaczego podczas przeprowadzania symulacji IBIS z modelami obsługującymi technologię Pre-Ethernet widzę nieoczekiwane wyniki, korzystających z oprogramowania Mentor Graphics, HyperLokax 8.0 i wcześniejszych?

Środowisko

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Opis

Ze względu na problem w oprogramowaniu Mentor Graphics Hyperzeniex 8.0 i wcześniej symulacja z Altera® wstępnie włączonymi modelami IBIS z funkcją iBIS daje nieoczekiwane wyniki.

W celu prawidłowego symulacji wstępnej korekty za pomocą modeli Altera IBIS należy przejść na model Mentor Graphics HyperZeniex 8.1.

Podobne produkty

Ten artykuł dotyczy 7 prod.

FPGA Arria® GX
FPGA Stratix® II GX
Stratix® II FPGA
FPGA Stratix® IV GX
Stratix® III FPGA
FPGA Arria® II GX
FPGA Stratix® IV E

Materiały zawarte na tej stronie są tłumaczeniem z języka angielskiego, wykonanym częściowo przez człowieka, a częściowo automatycznie. Materiały te są udostępnione dla Twojej wygody i należy je traktować jedynie jako ogólne źródło informacji. Nie ma jednak gwarancji, że są one kompletne bądź poprawne. Jeśli istnieje jakakolwiek rozbieżność między wersją angielską tej strony a jej tłumaczeniem, wersja angielska jest wersją obowiązującą i ma rozstrzygające znaczenie. Wyświetl anglojęzyczną wersję tej strony.