Identyfikator artykułu: 000080670 Typ materiałów: Rozwiązywanie problemów Ostatnia zmiana: 23-05-2019

Czy warianty 25G Intel® FPGA IP Interlaken (drugiej generacji) są obsługiwane na Intel® Stratix® 10 częściach próbek inżynieryjnych cewki E (ES)

Środowisko

  • Intel® Quartus® Prime Pro Edition
  • Układ FPGA Intel® IP z protokołem Interlaken (drugiej generacji)
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problem krytyczny

    Opis

    Wersje 25G rdzenia Intel® FPGA IP Interlaken (drugiej generacji) nie są obsługiwane na częściach Intel® Stratix® próbek inżynieryjnych cewki 10 TX i MX E (ES).

    Rozdzielczość

    Ten problem nie zostanie naprawiony w przyszłej wersji oprogramowania Intel® Quartus® Prime, nie ma możliwości obejścia tego problemu.

    Należy użyć części cewki E do produkcji.

    Podobne produkty

    Ten artykuł dotyczy 2 prod.

    FPGA Intel® Stratix® 10 MX
    FPGA Intel® Stratix® 10 TX

    Zastrzeżenie

    1

    Publikowanie treści i wykorzystanie zawartości tej witryny podlega Regulaminowi witryny Intel.com.

    Materiały zawarte na tej stronie są tłumaczeniem z języka angielskiego, wykonanym częściowo przez człowieka, a częściowo automatycznie. Materiały te są udostępnione dla Twojej wygody i należy je traktować jedynie jako ogólne źródło informacji. Nie ma jednak gwarancji, że są one kompletne bądź poprawne. Jeśli istnieje jakakolwiek rozbieżność między wersją angielską tej strony a jej tłumaczeniem, wersja angielska jest wersją obowiązującą i ma rozstrzygające znaczenie. Wyświetl anglojęzyczną wersję tej strony.