Identyfikator artykułu: 000080814 Typ materiałów: Komunikaty o błędach Ostatnia zmiana: 19-12-2018

Błąd (20263): nie udało się znaleźć rozwiązania prawnego dla XXXX LAB, X M20K i X DSPs w lokalizacjach od (X, X) do (XXX, XXX).

Środowisko

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Opis

    Ten błąd może występć w wersji Intel® Quartus® Prime Pro 18.1 podczas kompilowania urządzeń Intel® Stratix® 10 z dużym wykorzystaniem lub dużą liczbą regionów logicznych blokad.

    Rozdzielczość

    Poniższe przyswłaszenie może pomóc w umieszczeniu projektu:

    set_global_assignment —GLOBAL_PLACEMENT_EFFORT "OPTYMALIZUJ POD KĄTEM WYSOKIEGO WYKORZYSTANIA"

    To przypisanie jest automatycznie uwzględnione w Intel® Quartus® Prime Pro Edition w wersji 18.1 i nowszej.

    Podobne produkty

    Ten artykuł dotyczy 1 prod.

    FPGA Intel® Stratix® 10 i SoC

    Zastrzeżenie

    1

    Publikowanie treści i wykorzystanie zawartości tej witryny podlega Regulaminowi witryny Intel.com.

    Materiały zawarte na tej stronie są tłumaczeniem z języka angielskiego, wykonanym częściowo przez człowieka, a częściowo automatycznie. Materiały te są udostępnione dla Twojej wygody i należy je traktować jedynie jako ogólne źródło informacji. Nie ma jednak gwarancji, że są one kompletne bądź poprawne. Jeśli istnieje jakakolwiek rozbieżność między wersją angielską tej strony a jej tłumaczeniem, wersja angielska jest wersją obowiązującą i ma rozstrzygające znaczenie. Wyświetl anglojęzyczną wersję tej strony.