Identyfikator artykułu: 000085801 Typ materiałów: Informacje o produkcie i dokumentacja Ostatnia zmiana: 27-05-2014

Jak zmienić kontroler resetowania od twardego resetowania do resetowania programowego?

Środowisko

  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Opis

    HIP będzie domyślnie korzystać z twardego kontrolera resetowania. Użyj słowa kluczowego "hip_hard_reset_hwtcl" w pliku najwyższego poziomu rdzenia PCIe, a następnie zamienić ten parametr na "0". Spowoduje to zmianę resetowania kontrolera resetowania programowego.

    Rozdzielczość

     

    Podobne produkty

    Ten artykuł dotyczy 11 prod.

    FPGA SoC Cyclone® V SX
    FPGA Cyclone® V GT
    FPGA Stratix® V GX
    FPGA Cyclone® V GX
    FPGA Stratix® V GT
    FPGA Stratix® V GS
    FPGA Arria® V SX SoC
    FPGA SoC Cyclone® V ST
    FPGA Arria® V ST SoC
    FPGA Arria® V GX
    FPGA Arria® V GT

    Zastrzeżenie

    1

    Publikowanie treści i wykorzystanie zawartości tej witryny podlega Regulaminowi witryny Intel.com.

    Materiały zawarte na tej stronie są tłumaczeniem z języka angielskiego, wykonanym częściowo przez człowieka, a częściowo automatycznie. Materiały te są udostępnione dla Twojej wygody i należy je traktować jedynie jako ogólne źródło informacji. Nie ma jednak gwarancji, że są one kompletne bądź poprawne. Jeśli istnieje jakakolwiek rozbieżność między wersją angielską tej strony a jej tłumaczeniem, wersja angielska jest wersją obowiązującą i ma rozstrzygające znaczenie. Wyświetl anglojęzyczną wersję tej strony.