Zdalna modernizacja systemu przez układ UART w oparciu o procesor Nios® II z EPCQ

Zalecane dla:

  • Urządzenie: Cyclone® V

  • Quartus®: wer. 16.0

author-image

Według

Przykład projektu wdraża podstawowe funkcje zdalnej konfiguracji w systemach opartych na Nios II z EPCQ dla urządzenia Cyclone® V E FPGA. Interfejs UART jest wykorzystywany w celu zapewnienia funkcjonalności zdalnej konfiguracji. Terminal UART umożliwia przesyłanie nowych projektów FPGA sprzętu użytkownika i oprogramowania użytkownika. Jednocześnie możesz również uruchomić rekonfigurację obrazu fabrycznego na obraz użytkownika przez terminal UART.

Korzystanie z tego przykładu projektu

Projekt ten jest oparty na zestawie programistycznym Cyclone V E FPGA. Aby uruchomić ten przykład, pobierz pakiet instalacyjny ze sklepu Design Store. Aby uruchomić projekt, postępuj zgodnie z instrukcjami w przewodniku referencyjnym.

Specyfikacje projektowe

Projekt zawiera następujące komponenty:

  • PLL
  • Zdalna aktualizacja
  • Kontroler szeregowy flash
  • JTAG UART
  • Procesor Nios II drugiej generacji
  • Pamięć wbudowana (RAM lub ROM)
  • PIO (równoległe we/wy)
  • Kontroler resetowania
  • Urządzenia peryferyjne z identyfikatorem systemowym
  • UART (port szeregowy RS-232)

Schemat blokowy

Materiały zawarte na tej stronie są tłumaczeniem z języka angielskiego, wykonanym częściowo przez człowieka, a częściowo automatycznie. Materiały te są udostępnione dla Twojej wygody i należy je traktować jedynie jako ogólne źródło informacji. Nie ma jednak gwarancji, że są one kompletne bądź poprawne. Jeśli istnieje jakakolwiek rozbieżność między wersją angielską tej strony a jej tłumaczeniem, wersja angielska jest wersją obowiązującą i ma rozstrzygające znaczenie. Wyświetl anglojęzyczną wersję tej strony.