Integralność sygnału i integralność zasilania – Centrum wsparcia
Witamy w Centrum Wsparcia Integralności Sygnału i Integralności Zasilania!
Tutaj znajdziesz informacje o tym, jak zapewnić integralność sygnału i integralność zasilania w swoich szybkich konstrukcjach.
Ciesz się podróżą!
Uzyskaj zasoby pomocy technicznej dla urządzeń Intel Stratix® 10, Intel Arria® 10 i Intel Cyclone® 10 z poniższych stron. W przypadku innych urządzeń wyszukaj za pomocą następujących łączy: Archiwum dokumentacji, Kursy szkoleniowe, Filmy i webcasty, Przykłady projektówi Baza wiedzy.
Wytyczne i dokumentacja
Projektowanie płyt - Ogólne wytyczne
- Baza danych Intel® Knowledge Base (KDB) dla wszystkich układów FPGA ›
- Doradca ds. projektowania płytek szybkobieżnych ›
- Centrum zasobów projektu tablicy ›
- Wskazówki dotyczące szybkości krawędzi sygnału wejściowego — oficjalny dokument ›
- Lista kontrolna sieci dystrybucji energii (PDN) ›
- AN 574: Metodologia projektowania sieci dostarczania energii (PDN) płytki drukowanej (PCB) ›
- AN 613: Zagadnienia dotyczące projektowania układu stosu płytek drukowanych dla układów FPGA Intel® ›
Projektowanie płyt - Wytyczne dotyczące interfejsów pamięci zewnętrznej
Projektowanie płyt - Wytyczne dotyczące transceiverów
- UG-20298: Rodzina urządzeń Intel® Agilex™ High-Speed Serial Interface Signal Integrity Guidelines ›
- AN 528: Wybór materiału dielektrycznego PCB i efekt splotu włókien na szybkie wyznaczanie kanałów ›
- AN 529: Za pomocą technik optymalizacji dla szybkich projektów kanałów ›
- AN 530: Optymalizacja nieciągłości impedancji spowodowanej przez podkładki do montażu powierzchniowego do szybkich projektów kanałów ›
- AN 596: Zagadnienia dotyczące modelowania i projektowania złączy 10 Gb/s ›
- AN 651: Routing wybicia płytki drukowanej dla projektów kanałów szeregowych o dużej gęstości powyżej 10 Gb/s ›
- AN 672: Wytyczne dotyczące projektowania łącza nadawczo-odbiorczego dla transmisji danych o wysokiej szybkości Transmisji Gb / s ›
- AN 678: Szybkie dostrajanie łączy za pomocą obwodów kondycjonowania sygnału w transceiverach Stratix® V ›
- AN 684: Wytyczne projektowe dla interfejsu CFP2 100 Gb/s ›
- AN 689: Szybka konstrukcja kanału przy użyciu protokołu SFF-8431 ›
- AN 766: Urządzenia Stratix 10, wytyczne dotyczące projektowania układu interfejsu sygnału o dużej prędkości ›
- Modelowanie chropowatości powierzchni miedzi w konstrukcjach wielogigabitowych ›
Kursy szkoleniowe i filmy
Polecane kursy szkoleniowe
Tytuł |
Typologia |
Opis |
---|---|---|
Online |
Dowiedz się więcej o potrzebie dokładnej symulacji i analizy integralności sygnału podczas projektowania szybkich płytek drukowanych przy użyciu transceiverów Intel FPGA. |
Polecane filmy
Tytuł |
Opis |
---|---|
Użyj modelu IBIS-AMI do oszacowania integralności sygnału transceivera Intel Arria 10 |
Dowiedz się, jak przeprowadzić symulację integralności sygnału za pomocą modelu IBIS-AMI urządzenia nadawczo-odbiorczego Intel Arria 10 w zaawansowanym analizatorze łączy. Ponadto ten film obejmuje raportowanie diagramów oczu. |
Inne filmy
Materiały zawarte na tej stronie są tłumaczeniem z języka angielskiego, wykonanym częściowo przez człowieka, a częściowo automatycznie. Materiały te są udostępnione dla Twojej wygody i należy je traktować jedynie jako ogólne źródło informacji. Nie ma jednak gwarancji, że są one kompletne bądź poprawne. Jeśli istnieje jakakolwiek rozbieżność między wersją angielską tej strony a jej tłumaczeniem, wersja angielska jest wersją obowiązującą i ma rozstrzygające znaczenie. Wyświetl anglojęzyczną wersję tej strony.